設(shè)計(jì)規(guī)劃設(shè)計(jì)規(guī)劃子流程:梳理功能要求→確認(rèn)設(shè)計(jì)要求→梳理設(shè)計(jì)要求。梳理功能要求(1)逐頁(yè)瀏覽原理圖,熟悉項(xiàng)目類(lèi)型。項(xiàng)目類(lèi)型可分為:數(shù)字板、模擬板、數(shù)?;旌习?、射頻板、射頻數(shù)?;旌习?、功率電源板、背板等,依據(jù)項(xiàng)目類(lèi)型逐頁(yè)查看原理圖梳理五大功能模塊:輸入模塊、輸出模塊、電源模塊、信號(hào)處理模塊、時(shí)鐘及復(fù)位模塊。(2)器件認(rèn)定:在單板設(shè)計(jì)中,承擔(dān)信號(hào)處理功能器件,或因體積較大,直接影響布局布線的器件。如:FPGA,DSP,A/D芯片,D/A芯片,恒溫晶振,時(shí)鐘芯片,大體積電源芯片。確認(rèn)設(shè)計(jì)要求(1)客戶按照《PCBLayout業(yè)務(wù)資料及要求》表格模板,規(guī)范填寫(xiě),信息無(wú)遺漏;可以協(xié)助客戶梳理《PCBLayout業(yè)務(wù)資料及要求》表格,經(jīng)客戶確認(rèn)后,則直接采納。(2)整理出正確、完整的信號(hào)功能框圖。(3)按照《PCB Layout業(yè)務(wù)資料及要求》表格確認(rèn)整版電源,及各路分支的電源功耗情況,根據(jù)電源流向和電流大小,列出電流樹(shù)狀圖,經(jīng)客戶確認(rèn)后,予以采納。DDR與SDRAM信號(hào)的不同之處在哪?咸寧高效PCB設(shè)計(jì)教程
導(dǎo)入網(wǎng)表(1)原理圖和PCB文件各自之一的設(shè)計(jì),在原理圖中生成網(wǎng)表,并導(dǎo)入到新建PCBLayout文件中,確認(rèn)網(wǎng)表導(dǎo)入過(guò)程中無(wú)錯(cuò)誤提示,確保原理圖和PCB的一致性。(2)原理圖和PCB文件為工程文件的,把創(chuàng)建的PCB文件的放到工程中,執(zhí)行更新網(wǎng)表操作。(3)將導(dǎo)入網(wǎng)表后的PCBLayout文件中所有器件無(wú)遺漏的全部平鋪放置,所有器件在PCBLAYOUT文件中可視范圍之內(nèi)。(4)為確保原理圖和PCB的一致性,需與客戶確認(rèn)軟件版本,設(shè)計(jì)時(shí)使用和客戶相同軟件版本。(5)不允許使用替代封裝,資料不齊全時(shí)暫停設(shè)計(jì);如必須替代封裝,則替代封裝在絲印字符層寫(xiě)上“替代”、字體大小和封裝體一樣。武漢正規(guī)PCB設(shè)計(jì)走線PCB設(shè)計(jì)布局以及整體思路。
SDRAM各管腳功能說(shuō)明:1、CLK是由系統(tǒng)時(shí)鐘驅(qū)動(dòng)的,SDRAM所有的輸入信號(hào)都是在CLK的上升沿采樣,CLK還用于觸發(fā)內(nèi)部計(jì)數(shù)器和輸出寄存器;2、CKE為時(shí)鐘使能信號(hào),高電平時(shí)時(shí)鐘有效,低電平時(shí)時(shí)鐘無(wú)效,CKE為低電平時(shí)SDRAM處于預(yù)充電斷電模式和自刷新模式。此時(shí)包括CLK在內(nèi)的所有輸入Buffer都被禁用,以降低功耗,CKE可以直接接高電平。3、CS#為片選信號(hào),低電平有效,當(dāng)CS#為高時(shí)器件內(nèi)部所有的命令信號(hào)都被屏蔽,同時(shí),CS#也是命令信號(hào)的一部分。4、RAS#、CAS#、WE#分別為行選擇、列選擇、寫(xiě)使能信號(hào),低電平有效,這三個(gè)信號(hào)與CS#一起組合定義輸入的命令。5、DQML,DQMU為數(shù)據(jù)掩碼信號(hào)。寫(xiě)數(shù)據(jù)時(shí),當(dāng)DQM為高電平時(shí)對(duì)應(yīng)的寫(xiě)入數(shù)據(jù)無(wú)效,DQML與DQMU分別對(duì)應(yīng)于數(shù)據(jù)信號(hào)的低8位與高8位。6、A<0..12>為地址總線信號(hào),在讀寫(xiě)命令時(shí)行列地址都由該總線輸入。7、BA0、BA1為BANK地址信號(hào),用以確定當(dāng)前的命令操作對(duì)哪一個(gè)BANK有效。8、DQ<0..15>為數(shù)據(jù)總線信號(hào),讀寫(xiě)操作時(shí)的數(shù)據(jù)信號(hào)通過(guò)該總線輸出或輸入。
結(jié)構(gòu)繪制結(jié)構(gòu)繪制子流程如下:繪制單板板框→繪制結(jié)構(gòu)特殊區(qū)域及拼板→放置固定結(jié)構(gòu)件。1.1.1繪制單板板框(1)將結(jié)構(gòu)圖直接導(dǎo)入PCB文件且測(cè)量尺寸,確認(rèn)結(jié)構(gòu)圖形中結(jié)構(gòu)尺寸單位為mm,顯示比例為1:1等大。(2)設(shè)計(jì)文件中,單位為mm,則精度為小數(shù)點(diǎn)后4位;單位為Mil,則精度為小數(shù)點(diǎn)后2位,兩種單位之間轉(zhuǎn)換至多一次,特殊要求記錄到《項(xiàng)目設(shè)計(jì)溝通記錄》中。(3)導(dǎo)入結(jié)構(gòu)圖形并命名。(4)導(dǎo)入的結(jié)構(gòu)圖形層命名方式為DXF_日期+版本,舉例:DXF_1031A1,線寬為0Mil。(5)結(jié)構(gòu)圖形導(dǎo)入后應(yīng)在EDA設(shè)計(jì)軟件視界正中,若偏移在一角,應(yīng)整體移動(dòng)結(jié)構(gòu)圖形,使之位于正中。(6)根據(jù)結(jié)構(gòu)圖形,繪制外形板框,板框與結(jié)構(gòu)文件完全一致且重合,并體現(xiàn)在EDA設(shè)計(jì)軟件顯示層。(7)確定坐標(biāo)原點(diǎn),坐標(biāo)原點(diǎn)默認(rèn)為單板左邊與下邊延長(zhǎng)線的交點(diǎn),坐標(biāo)原點(diǎn)有特殊要求的記錄到《項(xiàng)目設(shè)計(jì)溝通記錄》中。(8)對(duì)板邊的直角進(jìn)行倒角處理,倒角形狀、大小依據(jù)結(jié)構(gòu)圖繪制,如無(wú)特殊要求,默認(rèn)倒圓角半徑為1.5mm,工藝邊外沿默認(rèn)倒圓角,半徑為1.5mm并記錄到《項(xiàng)目設(shè)計(jì)溝通記錄》郵件通知客戶確認(rèn)。(9)板框繪制完畢,賦予其不可移動(dòng),不可編輯屬性。PCB布局設(shè)計(jì)中布線的設(shè)計(jì)技巧。
存儲(chǔ)模塊介紹:存儲(chǔ)器分類(lèi)在我們的設(shè)計(jì)用到的存儲(chǔ)器有SRAM、DRAM、EEPROM、Flash等,其中DDR系列用的是多的,其DDR-DDR4的詳細(xì)參數(shù)如下:DDR采用TSSOP封裝技術(shù),而DDR2和DDR3內(nèi)存均采用FBGA封裝技術(shù)。TSSOP封裝的外形尺寸較大,呈長(zhǎng)方形,其優(yōu)點(diǎn)是成本低、工藝要求不高,缺點(diǎn)是傳導(dǎo)效果差,容易受干擾,散熱不理想,而FBGA內(nèi)存顆粒精致小巧,體積大約只有DDR內(nèi)存顆粒的三分之一,有效地縮短信號(hào)傳輸距離,在抗干擾、散熱等方面更有優(yōu)勢(shì),而DDR4采用3DS(3-DimensionalStack)三維堆疊技術(shù)來(lái)增大單顆芯片容量,封裝外形則與DDR2、DDR3差別不大。制造工藝不斷提高,從DDR到DDR2再到DDR3內(nèi)存,其制造工藝都在不斷改善,更高工藝水平會(huì)使內(nèi)存電氣性能更好,成本更低;DDR內(nèi)存顆粒大范圍采用0.13微米制造工藝,而DDR2采用了0.09微米制造工藝,DDR3則采用了全新65nm制造工藝,而DDR4使用20nm以下的工藝來(lái)制造,從DDR~DDR4的具體參數(shù)如下表所示。SDRAM 的PCB布局布線要求是什么?高效PCB設(shè)計(jì)教程
晶振電路的布局布線要求。咸寧高效PCB設(shè)計(jì)教程
整板扇出(1)對(duì)板上已處理的表層線和過(guò)孔按照規(guī)則進(jìn)行相應(yīng)的調(diào)整。(2)格點(diǎn)優(yōu)先選用25Mil的,其次采用5Mil格點(diǎn),過(guò)孔扇出在格點(diǎn)上,相同器件過(guò)孔走線采用復(fù)制方式,保證過(guò)孔上下左右對(duì)齊、常見(jiàn)分立器件的扇出形式(3)8MIL過(guò)孔中心間距35MIL以上,10MIL過(guò)孔中心間距40MIL以上,以免將平面層隔斷;差分過(guò)孔間距一般為30Mil(或過(guò)孔邊緣距為8Mil)。(4)芯片電源管腳先過(guò)電容再打過(guò)孔(5)所有電源/地管腳就近打孔,高速差分過(guò)孔附近30-50Mil內(nèi)加回流地孔,模塊內(nèi)通過(guò)表層線直連,無(wú)法連接的打過(guò)孔處理。(6)電源輸出過(guò)孔打在輸出濾波電容之后,電源輸入過(guò)孔扇出在輸入濾波電容之前,過(guò)孔數(shù)目滿足電源載流要求,過(guò)孔通流能力參照,地孔數(shù)不少于電源過(guò)孔數(shù)。咸寧高效PCB設(shè)計(jì)教程
武漢京曉科技有限公司成立于2020-06-17,位于洪山區(qū)和平鄉(xiāng)徐東路7號(hào)湖北華天大酒店第7層1房26室,公司自成立以來(lái)通過(guò)規(guī)范化運(yùn)營(yíng)和高質(zhì)量服務(wù),贏得了客戶及社會(huì)的一致認(rèn)可和好評(píng)。公司主要產(chǎn)品有**PCB設(shè)計(jì)與制造,高速PCB設(shè)計(jì),企業(yè)級(jí)PCB定制等,公司工程技術(shù)人員、行政管理人員、產(chǎn)品制造及售后服務(wù)人員均有多年行業(yè)經(jīng)驗(yàn)。并與上下游企業(yè)保持密切的合作關(guān)系。依托成熟的產(chǎn)品資源和渠道資源,向全國(guó)生產(chǎn)、銷(xiāo)售**PCB設(shè)計(jì)與制造,高速PCB設(shè)計(jì),企業(yè)級(jí)PCB定制產(chǎn)品,經(jīng)過(guò)多年的沉淀和發(fā)展已經(jīng)形成了科學(xué)的管理制度、豐富的產(chǎn)品類(lèi)型。武漢京曉科技有限公司通過(guò)多年的深耕細(xì)作,企業(yè)已通過(guò)電工電氣質(zhì)量體系認(rèn)證,確保公司各類(lèi)產(chǎn)品以高技術(shù)、高性能、高精密度服務(wù)于廣大客戶。歡迎各界朋友蒞臨參觀、 指導(dǎo)和業(yè)務(wù)洽談。